Модернизация России
Понедельник, 25.09.2017, 11:05



Вы вошли как Гость | Группа "Гости"Приветствую Вас Гость | RSS
[ Главная ] [ ] [ Мой профиль ] [ Регистрация ] [ Выход ] [ Вход ]

Меню

Новости по теме
Электроника [90]Связь [20]
Машиностроение, судостроение [358]Сельское хозяйство [176]
Металлургия [117]Военно-промышленных комплекс [224]
Финансы [96]Информационные технологии [67]
Законодательство [31]Химия [107]
Медицина и здравоохранение [140]Нанотехнологии [134]
Транспорт [185]Добыча ресурсов [53]
Энергетика [167]Строительство и стройматериалы [175]
Авиапром и космос [195]Безопасность и охрана природы [39]
Легкая промышленность [100]Наука [37]
Антикоррупция [33]Эксклюзив [21]

Форма входа

В закладку

Календарь записей
«  Июль 2012  »
ПнВтСрЧтПтСбВс
      1
2345678
9101112131415
16171819202122
23242526272829
3031

Облако
Легкая промышленность Экономический рост Росатом ржд впк технопарки Сколково связь электроника модернизация металлургия строительство Судостроение Роснано светодиоды Оптоган КАЛУГА потребительские товары удобрения политика Медицина ГЛОНАСС энергетика нанотехнологии супер-эвм нефтепереработка транспорт промышленность авиапром Спутники http://www.warandpeace.ru/ru/news/v инвестиции технологии туризм финансы Космос химия камаз Усть-Луга наука эксклюзив машиностроение антикоррупция Сочи законодательство авипром СуперЭВМ СперЭВМ мащиностроение спутник охрана природы технопарк судостроеие нефтедобыча сельское хозяйство добыча ресурсов станки Нефтехимия потебительские товары образование Дороги электроники станкостроение автопром инфраструктура логистика торговля лекарства с/х мелаллургия

Реклама

Главная » 2012 » Июль » 16 » Новый Российский шестиядерный процессор
08:26
Новый Российский шестиядерный процессор

АО "МЦСТ" и ОАО "ИНЭУМ им. И.С.Брука" демонстрируют на  9 Международной выставке "ChipExpo-2011", которая проходит в г. Москве в период с 1 по 3 ноября 2011 года в Центральном выставочном комплексе "Экспоцентр" новые процессоры, персональные компьютеры, ноутбуки и другую электронику работающую на микроэлектронике и процессорах собственного производства.

Большой интерес IT-специалистов и программистов вызвал новый многоядерный микропроцессор "Эльбрус-2С+" собственной архитектуры, южный мост "КПИ" для подключения периферийных устройств со всеми современными интерфейсами, и вычислительные комплексы на их основе. Также на выставке продемонстрирован новейший 4 ядерный микропроцессор "МЦСТ R1000@ (в процессе разработки обозначался "МЦСТ-4R"), новые продукты на базе микропроцессора "R500S" архитектуры SPARC: компьютер на модуле МУП/С в конструктиве CompactPCI 3U, защищённый ноутбук и тонкий клиент.

Новый этап в разработке российских микропроцессоров - подписан Акт приемки опытно-конструкторской работы «Разработка комплекта сверхбольших интегральных схем типа "система на кристалле” для применения в системах обработки радиолокационной информации». Завершена совместная разработка микросхемы «Эльбрус-2С+» компаниями ЗАО «МЦСТ» и ГУП НПЦ «Элвис».

Выдержки из Акта, подписанного членами Комиссии по проведению государственных испытаний: «Разработанная микросхема интегральная 1891 ВМ7Я является импортозамещающей СБИС, обеспечивающей ввод оцифрованных высокоскоростных сигналов от антенных систем, их предварительную, первичную и вторичную цифровую обработку в режиме жесткого реального времени. В состав микросхемы входят четыре разработанных ГУП НПЦ «Элвис» специализированных процессорных ядра для быстрой предварительной обработки цифровой сигнальной информации и два разработанных ЗАО «МЦСТ» универсальных процессорных ядра для выполнения универсальных алгоритмов первичной и вторичной обработки информации. На универсальную часть микросхемы также возлагается задача управления работой всей 6-ядерной системы. Универсальное процессорное ядро микросхемы «Эльбрус-2С+» является высокопроизводительным универсальным микропроцессором с архитектурой широкого командного слова, имеет параллельную внутреннюю двухкластерную организацию. Архитектура универсального ядра включает аппаратные средства для организации защищенных вычислений, обеспечивает поддержку объектно-ориентированного программирования, содержит средства поддержки выполнения программного обеспечения платформы х86. Входящий в состав микросхемы DSP-кластер представляет собой четырехядерную мультипроцессорную систему и содержит четыре специализированных ядра для быстрой обработки цифровой сигнальной информации, работающих на на общем поле памяти данных, набор общих для всего кластера регистров управления/состояния, регистровый файл общего доступа, контроллер DMA, а также AXI-коммутатор. Операционная система обеспечивает возможность организации вычислений в режиме жесткого реального времени, аппаратно поддержанную возможность резервирования микросхем, возможность комплексирования микросхем в вычислительные системы. Сиcтема программирования, единая для универсальных ядер и средств цифровой обработки сигналов, включает оптимизирующие компиляторы языков С/C++, ориентированные на многопроцессорную и многопотоковую обработки.»

Выдержка из «Решения об утверждении Акта государственных испытаний»: «ЗАО «МЦСТ» приступить установленным порядком к выпуску серийных образцов микросхемы 1891 ВМ7Я.».

Эльбрус-2С+ - первый гибридный высокопроизводительный микропроцессор фирмы МЦСТ. Он содержит 2 ядра архитектуры Эльбрус и 4 ядра цифровых сигнальных процессоров (DSP) фирмы Элвис. Основная сфера применения процессора Эльбрус-2С+ - системы цифровой интеллектуальной обработки сигнала, такие как радары, анализаторы изображений и т.п.

По сравнению с процессором Эльбрус-S, в процессор Эльбрус-2С+ были введены следующие изменения:

    Число ядер архитектуры Эльбрус увеличено до 2.

    Кэш-память 2-го уровня уменьшена до 1 МБ на ядро.

    Добавлен кластер из 4 ядер DSP, работающих на той же частоте.

    Поддерживаемый тип памяти изменён на DDR2-800, пропускная способность улучшилась на 60%

    Добавлен ещё один канал ввода-вывода. К нему можно подключить дополнительный южный мост КПИ или специализированное устройство, например контроллер ЦАП/АЦП.

Для гибридного процессора реализована версия компилятора с языка Си, позволяющая компилировать код для ядер DSP и обеспечивать эффективное взаимодействие основной программы, исполняющейся на ядрах CPU, и процедур для DSP.

Категория: Информационные технологии | Просмотров: 3791 | Добавил: MAX_9 | Теги: электроника | Рейтинг: 5.0/5
Всего комментариев: 0
Добавлять комментарии могут только зарегистрированные пользователи.
[ Регистрация | Вход ]
Copyright MAX_9 © 2010-2017